我現(xiàn)在在研究ch552的typec功能,現(xiàn)有以下疑問。
1、我發(fā)現(xiàn)ch552有兩個vbus引腳,手冊寫的是USB type-C 總線電壓檢測輸入。寄存器部分還寫了有個下拉的控制,這部分沒看懂該咋用。
請問有關(guān)于vbus這部分的原理圖設(shè)計和代碼參考嗎?
2、關(guān)于CC腳的設(shè)計,按照下圖是否合理正確? 謝謝
我現(xiàn)在在研究ch552的typec功能,現(xiàn)有以下疑問。
1、我發(fā)現(xiàn)ch552有兩個vbus引腳,手冊寫的是USB type-C 總線電壓檢測輸入。寄存器部分還寫了有個下拉的控制,這部分沒看懂該咋用。
請問有關(guān)于vbus這部分的原理圖設(shè)計和代碼參考嗎?
2、關(guān)于CC腳的設(shè)計,按照下圖是否合理正確? 謝謝
您好
一、VBUS是電壓輸入檢測引腳,芯片提供兩個VBUS,關(guān)于內(nèi)部10K下拉電阻,
10K下拉開啟時:可在外部連接一個上拉電阻,起到分壓作用,進行采樣檢測VBUS電壓。
10K下拉不開啟時:可在芯片外部添加上下拉分壓電路進行分壓采樣,檢測VBUS電壓。也可以直接采樣檢測VBUS輸入電壓(引腳浮空可能會造成采樣值不準(zhǔn))。
二、圖中CC引腳直接連接沒問題,需要注意:做主機時使能UCCn引腳內(nèi)部的上拉電阻,做設(shè)備時使能UCC1、UCC2引腳的內(nèi)部5.1K下拉電阻,因為CH552內(nèi)部無BMC編碼功能,PD功能只能軟件編寫進行IO口模擬。
好謝謝解答,還有個問題需要請教。
CH552在3.3v供電試,是不是內(nèi)部晶振只能跑到16mhz,我外接24mhz晶振是不是就不會受vcc供電電壓影響?
您好,3.3V供電條件下,芯片最高工作頻率16MHz,外部晶體也是一樣。
那么使用3.3v供電,外接晶振時,是必須選用16mhz的嗎?
外部晶振參數(shù)始終是24MHz的。
3.3V電壓限制的是“系統(tǒng)主頻”,系統(tǒng)主頻最高為16MHz,以下都可以。
具體的可以看CH552手冊8.1章節(jié)的時鐘樹。